基本信息
摘要:本发明提供一种基于FPGA的微机电混合ΣΔM加速度计闭环检测电路系统,包括:微机械加速度计、差分电荷放大器组件、高通滤波器、多位模数转换器、FPGA及工作时序控制反馈开关;差分电荷放大器组件的输入端与微机械加速度计相连接;高通滤波器的输入端与差分电荷放大器组件的输出端相连接;多位模数转换器的输入端与高通滤波器的输出端相连接,多位模数转换器的输出端与FPGA相连接;FPGA与微机械加速度计及工作时序控制反馈开关相连接;工作时序控制反馈开关的第一端与FPGA相连接,工作时序控制反馈开关的第二端与微机械加速度计相连接。本发明的微加速度计闭环检测电路系统具有简单容易实现、稳定性好、可移植性强的优点。
摘要附图: